AM335X美国TI处理器的功能介绍及工作原理
时间:2020-11-19 阅读:534
AM335X美国TI处理器的功能介绍及工作原理,详情如下:
AM335X美国TI处理器功能介绍:
高达1-GHz Sitara?ARM?Cortex?-A832位RISC处理器NEON?SIMD协处理器
具有单错误检测(奇偶校验)的32KB L1指令和32KB数据高速缓存带有纠错码(ECC)的256KB二级缓存
176KB片内启动ROM
64KBRAM
仿真和调试-JTAG
中断控制器(多128个中断请求)
片上存储器(共享的L3 RAM)
64KB通用片上存储器控制器(OCMC)RAM
所有大师的使用
支持保留快速唤醒
外部存储器接口(EMIF)
mDDR(LPDDR), DDR2,DDR3,DDR3L控制器:
mDDR:200 MHz时钟(400 MHz数据速率)
DDR2:266 MHz时钟(532 MHz数据速率)
DDR3:400 MHz时钟(800 MHz数据速率)
DDR3L:400 MHz时钟(800 MHz数据速率)
16位数据总线
1GB的总可寻址空间
支持一个x16或两个x8内存设备配置
AM335x微处理器包含功能框图中所示的子系统,以及每个子系统的简要说明:
包含功能框图中所示的子系统,以及每个子系统的简要说明:
微处理器单元(MPU)子系统基于ARM Cortex-A8处理器,而PowerVR SGX?图形加速器子系统提供3D图形加速,以支持显示效果。
PRU-ICSS与ARM内核分离,从而允许独立的操作和时钟控制,从而提高了效率和灵活性。PRU-ICSS支持其他外围设备接口和实时协议,例如EtherCAT,PROFINET,EtherNet / IP,PROFIBUS,以太网Powerlink,Sercos等。此外,PRU-ICSS的可编程特性以及对引脚,事件和所有片上系统(SoC)资源的访问,为实现快速,实时响应,数据处理操作,自定义外围接口提供了灵活性,并从SoC的其他处理器内核分担任务。
AM335X美国TI处理器工作原理如下:
冯诺依曼体系结构是现代计算机的基础。在该体系结构下,程序和数据统一存储,指令和数据需要从同一存储空间存取,经由同一总线传输,无法重叠执行。根据冯诺依曼体系,CPU的工作分为以下 5 个阶段:取指令阶段、指令译码阶段、执行指令阶段、访存取数和结果写回。
取指令(IF,instruction fetch),即将一条指令从主存储器中取到指令寄存器的过程。程序计数器中的数值,用来指示当前指令在主存中的位置。当 一条指令被取出后,PC中的数值将根据指令字长度自动递增。 指令译码阶段(ID,instruction decode),取出指令后,指令译码器按照预定的指令格式,对取回的指令进行拆分和解释,识别区分出不同的指令类 别以及各种获取操作数的方法。
执行指令阶段(EX,execute),具体实现指令的功能。CPU的不同部分被连接起来,以执行所需的操作。
访存取数阶段(MEM,memory),根据指令需要访问主存、读取操作数,CPU得到操作数在主存中的地址,并从主存中读取该操作数用于运算。部分指令不需要访问主存,则可以跳过该阶段。
结果写回阶段(WB,write back),作为一个阶段,结果写回阶段把执行指令阶段的运行结果数据“写回”到某种存储形式。结果数据一般会被写到CPU的内部寄存器中,以便被后续的指令快速地存取;许多指令还会改变程序状态字寄存器中标志位的状态,这些标志位标识着不同的操作结果,可被用来影响程序的动作。
在指令执行完毕、结果数据写回之后,若无意外事件(如结果溢出等)发生,计算机就从程序计数器中取得下一条指令地址,开始新一轮的循环,下一个指令周期将顺序取出下一条指令。