是德科技(Keysight)便携式逻辑分析仪

16864A是德科技(Keysight)便携式逻辑分析仪

参考价: 面议

具体成交价以合同协议为准
2024-09-06 10:36:52
122
属性:
产地类别:进口;
>
产品属性
产地类别
进口
关闭
深圳市晧辰电子科技有限公司

深圳市晧辰电子科技有限公司

初级会员13
收藏

组合推荐相似产品

产品简介

是德科技(Keysight)便携式逻辑分析仪16864A 系列是业界性能最高的便携式逻辑分析仪,为您提供出色的洞察力,帮助您解决最棘手的数字调试挑战, 具有深度内存的高速状态和定时 – 以最高分辨率捕获大多数系统活动(高达 128 Mb),以确定问题和症状的根本原因,这些问题和症状在时间上相距甚远。

详细介绍

是德科技(Keysight)便携式逻辑分析仪

是德科技(Keysight)便携式逻辑分析仪 16864A  系列是业界性能最高的便携式逻辑分析仪,为您提供出色的洞察力,帮助您解决最棘手的数字调试挑战。

• 具有深度内存的高速状态和定时 – 以最高分辨率捕获大多数系统活动(高达 128 Mb),以确定问题和症状的根本原因,这些问题和症状在时间上相距甚远

• 信号完整性 – 通过所有通道上的同步眼图快速识别问题信号

• 探测和应用支持 – 通过一套全面的探测选项和特定于应用的软件,根据您的特定需求定制系统

• 可升级 – 购买您现在需要的功能,然后随着您的需求发展进行升级

同时识别所有通道上的问题信号

随着时序和电压裕量的不断缩小,对信号完整性的信心成为设计验证过程中越来越重要的要求。通过眼图扫描,您可以在几分钟内获取设计中所有总线(以及在各种工作条件下)的信号完整性信息。快速识别问题信号,以便使用示波器进行进一步调查。可以查看每个单独信号的结果,也可以查看多个信号或总线的组合结果。

释放 Logic Analyzer 和示波器的强大功能

示波器与 View Scope 的无缝集成

在 Keysight 逻辑分析仪和示波器之间轻松进行时间相关测量。时间相关逻辑分析仪和示波器波形集成到单个逻辑分析仪波形显示中,便于查看和分析。您还可以从 logic analyzer 触发示波器(反之亦然);自动对波形进行偏移校正;并在两种仪器之间保持标记跟踪。View Scope 允许您更有效地执行以下操作:

• 验证信号完整性

• 追踪信号完整性引起的问题

• 验证 A/D 和 D/A 转换器的正确操作

• 验证设计的模拟和数字部分之间的正确逻辑和时序关系

连接

Keysight 逻辑分析仪和示波器可以通过标准 BNC 和 LAN 连接进行物理连接。连接了两根 BNC 电缆用于交叉触发,LAN 连接用于在仪器之间传输数据。View Scope 相关软件是 logic analyzer 应用软件的标准配置。

View Scope 软件包括:

• 能够导入部分或全部捕获的示波器波形

调试、验证和优化 DDR、LPDDR 和 ONFi 存储器系统

16860A 系列逻辑分析仪与存储器专用探测解决方案和 B4661A 存储器分析软件相结合,为调试、验证和优化运行速率≤ 1400 MT/s 的存储器设计提供了一个经济高效的平台。您可以通过总线解码、事务概览、一致性测试和性能分析全面了解系统的内存操作。

16860A 系列支持以下 DDR 和 LPDDR 存储器系列的 Add/Cmd/Data 状态模式测量。有关更高速度或通道数的 DDR/2/3、LPDDR/2/3、DDR4 和 LPDDR4 存储器应用,请参考 Keysight U4164A 逻辑分析仪模块,该模块专为高速存储器应用而设计。

此外,2.5 GHz 定时模式提供 3:1 的采样率与数据速率比,因此您可以在具有 400 MHz 时钟速率/< 800 Mb/s 数据速率的 DDR/LPDDR 设备上执行<定时测量。当 16862A 或 16864A 逻辑分析仪配置有 10 GHz 四分之一通道定时选项时,分析仪能够捕获开放式 NAND 闪存接口 (ONFi) 流量。通过 B4661A 内存分析软件的性能分析选件 (4FP/4NP/4TP) 提供对捕获的 ONFi 流量的分析。

通过多个视图和分析工具即时了解您的设计

当您想了解目标在做什么以及为什么这样做时,您需要能够快速整合数据并提供对系统行为的洞察的采集和分析工具。

16860A 系列逻辑分析仪规格和特性

状态(同步)采样模式

• Primary - 由主时钟定义采样的所有 Pod。

o 在单时钟模式下,只能使用 Pod 1 上的时钟信号。

o 在多个 clocks中,可以使用单个 clock signal,也可以使用 clocks 的组合。

• Dual sample - 在dual sample clock mode中,您可以使用两个不同的阈值偏移和单独的采样位置在每个时钟边沿捕获两个样本。这些单独的阈值偏移和采样位置允许您为 DDR/LPDDR 捕获中的读取和写入以及通用数据捕获中的上升沿和下降沿设置独立的阈值和采样位置。

• 主/辅助 – 主 Pod 在主时钟上采样,辅助 Pod 在辅助时钟上采样,但当主时钟发生时,辅助时钟和主时钟的捕获数据一起保存。

• Demux - 一个 Pod 探测的数据被解复用到通常用于两个 Pod 的逻辑分析器内存中。demultiplex 模式使用 primary 和 secondary clocks 对数据进行 demultiplex。


上一篇:通道便携式逻辑分析仪的工作原理 下一篇:逻辑分析仪的技术细节与未来发展趋势
热线电话 在线询价
提示

请选择您要拨打的电话:

当前客户在线交流已关闭
请电话联系他 :